WEKO3
アイテム
チップ同期とSNR推定によるDS/SS方式の同期補捉法
http://hdl.handle.net/10649/505
http://hdl.handle.net/10649/50555a6cf04-6826-44a5-8c9a-1a8c5b1f36e1
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
|
| アイテムタイプ | 紀要論文 / Departmental Bulletin Paper(1) | |||||
|---|---|---|---|---|---|---|
| 公開日 | 2011-02-15 | |||||
| タイトル | ||||||
| タイトル | チップ同期とSNR推定によるDS/SS方式の同期補捉法 | |||||
| 言語 | ||||||
| 言語 | jpn | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | direct sequence | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | spread spectrum | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | chip synchronization | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | SNR estimation | |||||
| キーワード | ||||||
| 主題Scheme | Other | |||||
| 主題 | sliding correlator | |||||
| 資源タイプ | ||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||
| 資源タイプ | departmental bulletin paper | |||||
| 著者 |
小川, 史博
× 小川, 史博× 濱田, 誠二× 太刀川, 信一 |
|||||
| 著者別名 | ||||||
| 識別子Scheme | WEKO | |||||
| 識別子 | 2557 | |||||
| 姓名 | オガワ, フミヒロ | |||||
| 著者別名 | ||||||
| 識別子Scheme | WEKO | |||||
| 識別子 | 2558 | |||||
| 姓名 | ハマダ, セイジ | |||||
| 著者別名 | ||||||
| 識別子Scheme | WEKO | |||||
| 識別子 | 2559 | |||||
| 姓名 | タチカワ, シンイチ | |||||
| 著者別名 | ||||||
| 識別子Scheme | WEKO | |||||
| 識別子 | 2560 | |||||
| 姓名 | Ogawa, Fumihiro | |||||
| 著者別名 | ||||||
| 識別子Scheme | WEKO | |||||
| 識別子 | 2561 | |||||
| 姓名 | Hamada, Seiji | |||||
| 著者別名 | ||||||
| 識別子Scheme | WEKO | |||||
| 識別子 | 2562 | |||||
| 姓名 | Tachikawa, Shin'ichi | |||||
| 著者所属 | ||||||
| 値 | 日立通信システム株式会社 | |||||
| 著者所属 | ||||||
| 値 | 長岡技術科学大学電気系 | |||||
| 著者所属 | ||||||
| 値 | 長岡技術科学大学電気系 | |||||
| 抄録 | ||||||
| 内容記述タイプ | Abstract | |||||
| 内容記述 | This paper proposes a novel method for pseudo noise (PN) sequence acquisition in direct sequence / spread spectrum (DS/SS) system. First, chip synchronization can be achieved by selecting the maximum value in square values according to different initial time in chip duration. Second, SNR is calculated by using the difference between second and fourth moment of PN sequence and that of Gaussian noise. Next, optimum integration time and threshold level can be obtained from the above estimation of SNR. Finally, as chip synchronization was completed, one chip sliding correlator can be operated. As a simulation result, the acquisition time can be reduced to about 61(%) compared with a conventional method in the code length L=127 and Eb/N\_0_=6.8(dB). | |||||
| 書誌情報 |
長岡技術科学大学研究報告 巻 18, p. 1-6, 発行日 1996-12 |
|||||
| ISSN | ||||||
| 収録物識別子タイプ | ISSN | |||||
| 収録物識別子 | 0388-5631 | |||||
| 書誌レコードID | ||||||
| 収録物識別子タイプ | NCID | |||||
| 収録物識別子 | AN00177120 | |||||
| 著者版フラグ | ||||||
| 出版タイプ | VoR | |||||
| 出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||
| その他のタイトル | ||||||
| その他のタイトル | A novel acquisition method using chip synchronization and SNR estimation in DS/SS system | |||||
| 出版者 | ||||||
| 出版者 | 長岡技術科学大学 | |||||